MENTOR GRAPHICS TOOLS FOR VLSI DESIGN

 

Για λογική σχεδίαση χρησιμοποιούμε το Design Architect .

Tο QuickVHDL χρησιμοποιείται για compilation VHDL κώδικα και για την εξομοίωση VHDL σχεδίων.

Με το QuickSim II πραγματοποιείται η εξομοίωση gate level σχηματικών καθώς και η εξομοίωση σχηματικών VHDL.

Χρησιμοποιούμε το Autologic για να συνθέσουμε την VHDL σχεδίαση.

Για να ελέγξουμε το σχέδιό μας για κατασκευαστικά λάθη, χρησιμοποιούμε το QuickFault II .

Για να πάρουμε το standard cell layout της σχεδίασης χρησιμοποιούμε το IC Block.

Με το AccuSim II μπορούμε να εισάγουμε και εξομοιώσουμε σχεδιάσεις κυκλωμάτων σε επίπεδο τρανζίστορ.

Το Spice είναι ένα πρόγραμμα εξομοίωσης κυκλώματος για μη γραμμικές dc, μη γραμμικές transient και γραμμικές ac αναλύσεις.

Για full custom layout σχεδίαση χρησιμοποιούμε το IC Graph .

Με το IC Verify ελέγχουμε και παίρνουμε πληροφορίες καθυστέρησης από το layout και εξομοιώνουμε πάλι το κύκλωμα.

Για την σχεδίαση και εξομοίωση FPGA (Field Programmable Gate Array) χρησιμοποιούμε τα QuickLogic FPGA, Xilinx FPGA Auto Routing και Xilinx Design FPGA with Autologic II.

Για τη σύνθεση VHDL σχεδιάσεων σε FPGA χησιμοποιούμε το Leonardo.

Περιγραφή του IC STATION.

Βασικές έννοιες σχεδίασης του Mentor Graphics.

 

 

Eπιστροφή στο VLSI Design Tools